熟妇人妻中文字幕在线视频_无码人妻精品视频_久久躁夜夜躁狠狠躁_偷碰人妻无码视频

現(xiàn)在位置:范文先生網(wǎng)>理工論文>電子通信論文>四路輸出D/A轉(zhuǎn)換器DAC8420及其應(yīng)用

四路輸出D/A轉(zhuǎn)換器DAC8420及其應(yīng)用

時(shí)間:2023-02-20 23:37:16 電子通信論文 我要投稿
  • 相關(guān)推薦

四路輸出D/A轉(zhuǎn)換器DAC8420及其應(yīng)用

1。模粒茫福矗玻暗闹饕攸c(diǎn)

DAC8420是AD公司生產(chǎn)的四路輸出12位DAC。該DAC具有高速串行接口,而且功耗很低,能廣泛應(yīng)用于伺服系統(tǒng)控制、過(guò)程自動(dòng)化控制及ATE中。其主要特點(diǎn)如下:

●可選擇單極或雙極模式;

●復(fù)位后,輸出置0或置中間值;

●電源選擇廣泛,單+5V~±15V均可;(范文先生網(wǎng)325224.com收集整理)

●采用16腳PDIP、CERDIP或SOIC封裝。

2。模粒茫福矗玻暗囊_功能

DAC8420的引腳排列如圖1所示,各引腳功能及使用說(shuō)明如下:

VDD:正電源,范圍為+5V~+15V;

VSS:負(fù)電源,范圍為0~15V;

GND:數(shù)字地。

CLK:系統(tǒng)串行時(shí)鐘輸入,邏輯上與CS信號(hào)相或。在時(shí)鐘上升沿,由SDI輸入的串行數(shù)據(jù)將進(jìn)入DAC內(nèi)部的串/并轉(zhuǎn)換寄存器。

CLR:異步清除,低有效?捎糜趯(nèi)部寄存器A到D置0或者置為中間值(具體由CLSEL決定)。但數(shù)據(jù)在轉(zhuǎn)換寄存器時(shí)不受該控制信號(hào)的影響。

CLSEL:該端為低時(shí),CLR將寄存器A到D置0;為高時(shí),CLR將其置為中間值;

CS:片選信號(hào),低有效。與CLK信號(hào)相或。

LD:異步DAC寄存器載入控制,低有效。在LD的下降沿,串行輸入寄存器里面的數(shù)據(jù)將移到寄存器A~D。當(dāng)LD為低時(shí),輸入數(shù)據(jù)必須保持穩(wěn)定。

SDI:串行數(shù)據(jù)輸入。在輸入的16位數(shù)據(jù)中,頭兩位A1、A2用于選擇寄存器A~D,后12位D11~D0是具體數(shù)值,輸入的數(shù)據(jù)先進(jìn)入DAC內(nèi)部的串/并轉(zhuǎn)換寄存器。注意,當(dāng)CS為高時(shí),該數(shù)據(jù)無(wú)效。具體的數(shù)據(jù)輸入格式如下:

B0 B1 B2 B3 B4 B5 B6 B7 B8 B9 B10 B11 B12 B13 B14 B15 A1 A2 NC NC D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0

VREFHI:參考電壓高值端,取值范圍是VDD-2.5V~VREFLO+2.5V;

VREFLO:參考電壓低值端,當(dāng)輸入為0時(shí),輸出為VREFLO,取值范圍為VSS~VREFHI-2.5V。

VOUTA~VOUTD:電壓輸出端。

圖2

3 多路輸出D/A轉(zhuǎn)換電路

DAC8420能廣泛應(yīng)用于各種伺服控制和工業(yè)過(guò)程控制系統(tǒng)中,特別是在目前日益先進(jìn)的智能化儀表中(如總線儀表、轉(zhuǎn)換器等),其應(yīng)用將更加廣泛。

圖2是采用Motorola公司的16位微處理器MC68HC912作為主控芯片,通過(guò)DAC8420對(duì)CPU輸出的數(shù)字信號(hào)進(jìn)行模數(shù)和V/I轉(zhuǎn)換的接口電路。

由于本設(shè)計(jì)要求輸出4~20mA電流,而DAC的電壓輸出范圍選在1~5V,故參考電壓的選擇分別是:VREFLO=0?VREFHI=+5V。REF02用于提供+5V基準(zhǔn)電壓。由于DAC的輸出范圍是VREFHI~VREFLO,因此,DAC輸出的最小值需利用軟件來(lái)進(jìn)行校正,以便充分發(fā)揮軟件優(yōu)勢(shì),降低硬件成本。

圖3

    由于MC68HC912的串行通信接口(SCI)可以方便的與DAC接口,因此,DAC和MC68HC912之間采用光電隔離來(lái)實(shí)現(xiàn)數(shù)模隔離。

MC68HC912向DAC寫(xiě)數(shù)據(jù)時(shí),先將CS信號(hào)置0,并將LD信號(hào)置1,然后由MOSI引腳將符合DAC8420格式的數(shù)據(jù)分為兩個(gè)字節(jié)輸出。當(dāng)數(shù)據(jù)輸出完畢以后,再將LD置0,并在LD的下降沿將數(shù)據(jù)移入寄存器A~D,最后將LD置1、CS置1,以完成一次轉(zhuǎn)換。圖3是DAC8420的數(shù)據(jù)載入時(shí)序。



【四路輸出D/A轉(zhuǎn)換器DAC8420及其應(yīng)用】相關(guān)文章:

24位A/D轉(zhuǎn)換器LTC2400及其應(yīng)用08-06

雙通道12位串行A/D轉(zhuǎn)換器MAX144及其應(yīng)用08-06

8位高速A/D轉(zhuǎn)換器TLC5510的應(yīng)用08-06

16位A/D轉(zhuǎn)換器MAX1166的原理及應(yīng)用08-06

24位A/D轉(zhuǎn)換器CS5381及其在高速高精度數(shù)據(jù)采集系統(tǒng)中的應(yīng)用08-06

時(shí)間-數(shù)字轉(zhuǎn)換器測(cè)量結(jié)果的軟件修正及其應(yīng)用08-06

高精度AD轉(zhuǎn)換器LTC1606及其應(yīng)用08-06

32通道16位D/A轉(zhuǎn)換器MAX5631的原理及應(yīng)用08-06

升壓型DC-DC轉(zhuǎn)換器SP6644/6645及其應(yīng)用08-06